- Intel Quartus Prime数字系统设计权威指南:从数字逻辑、Verilog HDL 到复杂数字系统的实现
- 何宾等编著
- 361字
- 2020-08-27 11:05:16
4.4 设计原理
在本章中,将使用Intel大学计划提供的DE10-Lite硬件开发平台,该硬件开发平台上搭载了Intel公司的MAX 10系列的10M50DAF484C7G器件。在该设计中,使用硬件开发平台上的4个开关作为二进制逻辑输入量(以十六进制表示的输入范围为0~F),将十六进制数转换为BCD码,即0~15,然后在两个七段数码管上显示四位二进制数所对应的BCD码。
设计思路:按照本书第2章介绍的方法,在原理图中绘制逻辑门电路,将二进制数转换为对应的BCD码,对应关系为0000—00,0001—01,0010—02、0011—03、0100—04、0101—05、0110—06、0111—07、1000—08、1001—09、1010—10、1011—11、1100—12、1101—13、1110—14、1111—15。
调用元件库中的74LS48器件,由于DE10-Lite硬件开发平台使用的是6个互相独立的共阳极七段数码管,因此74LS48器件的输出应加上反相器取反后驱动DE10-Lite硬件开发平台上的七段数码管,如图4.19所示。
图4.19 MAX 10系列的10M50DAF484C7G器件与共阳极七段数码管的连接